筛选结果 共找出609
12.假定基准程序A在某计算机上的运行时间为100秒,其中90秒为 CPU时间,其余为I/O时间。若CPU速度提高 50%,I/O速度不变,则运行基准程序A所耗费的时间是_____。
A.55s
B.60s
C.65s
D.70s
13.假定编译器规定 int 和 short 型长度分别为32位和 16 位,执行下列C语言语句∶unsigned short x=65530;unsigned inty=x;得到y的机器数为
A.0000 7FFAH
B.0000 FFFAH
C.FFFF 7FFAH
D.FFFF FFFAH
14.float类型(即 IEEE754单精度浮点数格式)能表示的最大正整数是
A.2126-2103
B.2127-2104
C.2127-2103
D.2128-2104
15.某计算机存储器按字节编址,采用小端方式存放数据。假定编译器规定 int型和 shor 型长度分别为32位和16位,并且数据按边界对齐存储。某C语言程序段如下:
struct {
int a;
char b;
short C;
} record;recOrd.a=273;
若record变量的首地址为 0xC008,则地址 0xC008中内容及record.c的地址分别为
A. 0x00、0xC00D
B. Ox00、0xC00E
C. 0x11、0xC00D
D. Ox11、0xC00E
16.下列关于闪存(Flash Memory)的叙述中,错误的是___.
A.信息可读可写,并且读、写速度一样快
B.存储元由 MOS管组成,是一种半导体存储器
C.掉电后信息不丢失,是一种非易失性存储器
D.采用随机访问方式,可替代计算机外部存储器
17.假设某计算机按字编址,Cache有 4个行,Cache和主存之间交换的块大小为1个字若 Cache 的内容初始为空,采用2路组相联映射方式和LRU替换策略。访问的主存地址依次为0,4,8,2,0,6,8,6,4,8时,命中 Cache 的次数是___.
A.1
B.2
C.3
D.4
18.某计算机的控制器采用微程序控制方式,微指令中的操作控制字段采用字段直接编码法,共有33个微命令,构成5个互斥类,分别包含7、3、12、5和6个微命令,则操作控制字段至少有____。
A.5位
B.6位
C.15位
D.33位
19.某同步总线的时钟频率为 100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。若该总线支持突发(猝发)传输方式,则一次"主存写"总线事务传输128位数据所需要的时间至少是___。
A. 20ns
B. 40ns
C. 50ns
D. 80ns
20.下列关于 USB 总线特性的描述中,错误的是____。
A.可实现外设的即插即用和热拔插
B.可通过级联方式连接多台外设
C.是一种通信总线,连接不同外设
D.同时可传输2位数据,数据传输率高
21.下列选项中,在 I/O总线的数据线上传输的信息包括____。
Ⅰ.I/O接口中的命令字
Ⅱ.I/O接口中的状态字
Ⅲ.中断类型号
A.仅Ⅰ、Ⅱ
B.仅Ⅰ、Ⅲ
C.仅Ⅱ、Ⅲ
D.Ⅰ、Ⅱ、Ⅲ